

# LAB II DIGITAL

# Juan Pimentel

Mecatrónica

# **ITLA**

# La Caleta, Santo Domingo Este 202010312

Resumen— Desarrollo de un circuito logico digital compuesto por compuertas logicas.

#### Keywords— AND, Not, Compuerta, DipSwicht.

#### I. INTRODUCCIÓN

En este Circuito se estara corroborando el comportamiento de las compuertas lógicas acorde a la interpretacion booleana de la cual es parte de la teoria de dicho circuito.

#### II. MARCO TEORICO

# A. Compuertas logicas

Las Compuertas Lógicas son circuitos electrónicos conformados internamente por transistores que se encuentran con arreglos especiales con los que otorgan señales de voltaje como resultado o una salida de forma booleana, están obtenidos por operaciones lógicas binarias (suma, multiplicación). También niegan, afirman, incluyen o excluyen según sus propiedades lógicas

# B. Algebra Booleana

El álgebra de Boole se basa en la lógica proposicional y se utiliza para representar un circuito lógico en forma de ecuaciones. En otras palabras, se trata de una herramienta que sirve para resolver y simplificar cualquier problema que se encuentre en los sistemas digitales.

## C. Sistemas Digitales

Los sistemas digitales se definen como sistemas que procesan información discreta utilizando valores binarios (0 y 1) para lograr un objetivo deseado. Estos sistemas pueden utilizar directamente información discreta o cuantificar información continua con la ayuda de preprocesadores como convertidores analógicos a digitales.

#### III. DESARROLLO

#### A. Tabla de verdad

En esta tabla se describe segun la logica booleana el comportamiento de dicho circuito, el cual consta de 4 entradas y 3 salidas.



Fig. 1. Tabla de verdad

#### B. Compuertas

Las compuertas a utilizar son las AND,OR y NOT, las cuales fueron utilizadas para representar las ecuaciones de boole extraidas de la tabla de verdad.

El funcionamiento de estas va de la siguiente manera, la compuerta NOT devuelve el valor opuesto al de entrada, la AND devuelve el resultado de la multiplicacion de 2 o mas entradas y la OR devuelve el resultado de la suma de sus entradas.

# C. Simulacion de Circuito



Fig. 2. Circuito logico

# D. Preguntas

1) ¿Cuál es el VIL, VIH, VOL, VOH de las compuertas utilizadas?

$$\begin{split} & \text{VIHmin 2V.} \\ & \text{VIL}_{\text{max}} \; 0.8\text{V.} \\ & \text{VOL}_{\text{Typ}} \; 0.2\text{V.} \; \text{VOL}_{\text{max}} \; 0.4\text{V} \\ & \text{VOH}_{\text{min}} \; 2.4\text{V} \; \text{VOH}_{\text{Typ}} \; 3.4\text{V} \end{split}$$

2) ¿Cuál es la potencia máxima que manejan estas compuertas?

#### 302.5mW



Fig. 3. Mapa de tiempos

#### 4) Representacion en verilog

- assing And = a&b;
- assing Or= a | b;
- assing Not=!a;
- and(a);
- or(a);
- not(a);

#### IV. EVIDENCIA



Fig. 4. Imagen 1



Fig. 5. Imagen 2

# V. CONCLUSION

El Analisis del sistema binario, logica booleana mas la implementacion de compuertas logicas nos permiten condicionar los comportamientos del circuito, otorgando la capacidad de crear sistemas robustos.